STARCについて
大学共同研究と教育
SoC設計技術開発
半導体IPの育成
イベント
STARCシンポジウム
SoC設計技術フォーラム
展示会・セミナー・学会
メンバーズエリア
ダウンロード
 
メンバー専用サイト
 
 
STARC-大学共同研究 ミニシンポジウム

STARC-大学共同研究 ミニシンポジウム

2005年1月27日(木)

場所:パシフィコ横浜 EDSフェア2005 STARCブース(003)
午前の部:10:30−12:00
午後の部: 2:30− 4:00


講演内容
1.大阪大学 今井 研究室 (10:30-10:45, 2:30-2:45)
「カスタム・プロセッサ設計環境 ASIP Meister」

2,東京大学 藤田 研究室 (10:45-11:00, 2:45-3:00)
「システムレベル仕様・設計検証技術に関する研究」

3.熊本大学 末吉 研究室 (11:00-11:15, 3:00-3:15)
「FPGA遠隔再構成技術とリモート・ロジックアナライザ」

4.奈良先端大学 藤原 研究室 (11:15-11:30, 3:15-3:30)
「プロセッサの命令レベル自己テスト法」

5.早稲田大学 笠原 研究室 (11:30-11:45, 3:30-3:45)
「チップマルチプロセッサ上でのマルチグレイン並列処理」

6.東京工業大学 益 研究室   (11:45-12:00, 3:45-4:00)
「配線長分布モデルによるLSIの性能評価」
-回路とプロセスの協調設計へ向けて-

*午前の部と午後の部は、同じ講演内容です。
*参加に登録等は必要ありません。ご参加をお待ちしております。

ご利用条件について 個人情報保護方針